order_bg

Produkty

Nový originálny XQR17V16CC44V Spot Stock FPGA programovateľné integrované obvody s logickým obvodom hradlového poľa

Stručný opis:


Detail produktu

Štítky produktu

technické údaje  
Kategória pamäte STUŽKOVÁ
Hustota 16777 kbit
Počet slov 2000 tis
Počet bitov na slovo 8 bitov
Typ balíka KERAMIKA, LCC-44
Špendlíky 44
Logická rodina CMOS
Napájacie napätie 3,3 V
Prevádzková teplota -55 až 125 °C (-67 až 257 °F)

Xilinx predstavuje konfiguráciu PROM QML s vysokou hustotou QPro™ XQR17V16 série Radiation Hardened, ktorá poskytuje jednoducho použiteľnú a cenovo výhodnú metódu na ukladanie veľkých bitových tokov konfigurácie Xilinx FPGA.XQR17V16CC44V je 3,3V zariadenie s úložnou kapacitou 16 Mb a môže pracovať buď v sériovom, alebo v celobajtovom režime.pre zjednodušenú blokovú schému architektúry zariadenia XQR17V16.

Keď je FPGA v režime Master Serial, generuje konfiguračné hodiny, ktoré riadia PROM.Krátky prístupový čas po stúpajúcej hrane taktu sa údaje objavia na výstupnom kolíku PROM DATA, ktorý je pripojený na kolík DIN FPGA.FPGA generuje príslušný počet hodinových impulzov na dokončenie konfigurácie.Po nakonfigurovaní deaktivuje PROM.Keď je FPGA v režime Slave Serial, PROM aj FPGA musia byť taktované prichádzajúcim signálom.

Keď je FPGA v režime Master SelectMAP, generuje konfiguračné hodiny, ktoré riadia PROM a FPGA.Po stúpajúcej hrane CCLK sú údaje dostupné na pinoch PROM DATA (D0-D7).Dáta budú taktované do FPGA na nasledujúcej stúpajúcej hrane CCLK.Keď je FPGA v režime Slave SelectMAP, PROM aj FPGA musia byť taktované prichádzajúcim signálom.Na pohon CCLK možno použiť voľne bežiaci oscilátor.Viaceré zariadenia je možné zreťaziť pomocou výstupu CEO na riadenie vstupu CE nasledujúceho zariadenia.Hodinové vstupy a DATA výstupy všetkých PROM v tomto reťazci sú vzájomne prepojené.Všetky zariadenia sú kompatibilné a môžu byť kaskádované s ostatnými členmi rodiny.Na programovanie zariadení buď softvér Xilinx ISE Foundation alebo ISE WebPACK skompiluje návrhový súbor FPGA do štandardného Hex formátu, ktorý sa potom prenesie do väčšiny komerčných programátorov PROM.

Vlastnosti
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Garantované TID 50 kRad(Si) na špecifikáciu 1019,5
• Vyrobené na epitaxnom substráte
• Úložná kapacita 16 Mbit
• Zaručená prevádzka v plnom rozsahu vojenských teplôt: –55°C až +125°C
• Jednorazová programovateľná (OTP) pamäť určená len na čítanie určená na ukladanie konfiguračných bitových tokov zariadení Xilinx FPGA
• Duálne konfiguračné režimy
♦ Sériová konfigurácia (až 33 Mb/s)
♦ Paralelné (až 264 Mb/s pri 33 MHz)
• Jednoduché rozhranie k Xilinx QPro FPGA
• Kaskádovateľné na ukladanie dlhších alebo viacerých bitových tokov
• Programovateľná polarita resetovania (aktívna vysoká alebo aktívna nízka) pre kompatibilitu s rôznymi riešeniami FPGA
• Proces plávajúcej brány s nízkou spotrebou CMOS
• 3,3V napájacie napätie
• Dostupné v keramických baleniach CK44(1)
• Podpora programovania od popredných výrobcov programátorov
• Podpora dizajnu pomocou softvérových balíkov ISE Foundation alebo ISE WebPACK
• Garantované uchovávanie údajov po dobu 20 rokov
Programovanie
Zariadenia je možné programovať na programátoroch dodávaných spoločnosťou Xilinx alebo kvalifikovanými dodávateľmi tretích strán.Používateľ musí zabezpečiť, aby sa používal vhodný programovací algoritmus a najnovšia verzia softvéru programátora.Nesprávny výber môže trvalo poškodiť zariadenie.
Popis
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Garantované TID 50 kRad(Si) na špecifikáciu 1019,5
• Vyrobené na epitaxnom substráte
• Úložná kapacita 16 Mbit
• Zaručená prevádzka v plnom rozsahu vojenských teplôt: –55°C až +125°C
• Jednorazová programovateľná (OTP) pamäť určená len na čítanie určená na ukladanie konfiguračných bitových tokov zariadení Xilinx FPGA
• Duálne konfiguračné režimy
♦ Sériová konfigurácia (až 33 Mb/s)
♦ Paralelné (až 264 Mb/s pri 33 MHz)
• Jednoduché rozhranie k Xilinx QPro FPGA
• Kaskádovateľné na ukladanie dlhších alebo viacerých bitových tokov
• Programovateľná polarita resetovania (aktívna vysoká alebo aktívna
Nízka) kvôli kompatibilite s rôznymi riešeniami FPGA
• Proces plávajúcej brány s nízkou spotrebou CMOS
• 3,3V napájacie napätie
• Dostupné v keramických baleniach CK44(1)
• Podpora programovania od vedúceho programátora
výrobcov
• Podpora dizajnu pomocou ISE Foundation alebo ISE
Softvérové ​​balíky WebPACK
• Garantované uchovávanie údajov po dobu 20 rokov


  • Predchádzajúce:
  • Ďalšie:

  • Tu napíšte svoju správu a pošlite nám ju