order_bg

Produkty

DS90UB914ATRHSRQ1 Originálny úplne nový QFN DS90UB914ATRHSRQ1 s predajcom ZNOVU POTVRDZTE ponuku

Stručný opis:

Zariadenie DS90UB914A-Q1 ponúka rozhranie FPD-Link III s vysokorýchlostným dopredným kanálom a obojsmerným riadiacim kanálom pre prenos dát cez jeden koaxiálny kábel alebo diferenciálny pár.Zariadenie DS90UB914A-Q1 obsahuje diferenciálnu signalizáciu na dátových cestách vysokorýchlostného dopredného kanála aj obojsmerného riadiaceho kanála.Deserializér je určený pre spojenia medzi zobrazovacími jednotkami a video procesormi v ECU (Electronic Control Unit).Toto zariadenie je ideálne vhodné na riadenie video dát vyžadujúcich až 12-bitovú hĺbku pixelov plus dva synchronizačné signály spolu s obojsmernou riadiacou kanálovou zbernicou.


Detail produktu

Štítky produktu

Vlastnosti produktu

TYP POPIS SELECT
Kategória Integrované obvody (IC)

Rozhranie

Serializátory, deserializátory

 

 

 

Mfr Texas Instruments  
séria Automobilový priemysel, AEC-Q100  
Balíček Páska a kotúč (TR)

Odstrihnutá páska (CT)

Digi-Reel®

 

 

 

Stav produktu Aktívne  
Funkcia Deserializátor  
Rýchlosť prenosu dát 1,4 Gbps  
Typ vstupu FPD-Link III, LVDS  
Typ výstupu LVCMOS  
Počet vstupov 1  
Počet výstupov 12  
Napätie - Napájanie 1,71V ~ 3,6V  
Prevádzková teplota -40 °C ~ 105 °C (TA)  
Typ montáže Povrchová montáž  
Balenie / puzdro 48-WFQFN odkrytá podložka  
Dodávateľský balík zariadení 48-WQFN (7x7)  
Základné číslo produktu DS90UB914  
SPQ 1000 ks  

 

Serializátor/deserializátor (SerDes) je pár funkčných blokov bežne používaných vo vysokorýchlostných komunikáciách na kompenzáciu obmedzeného vstupu/výstupu.Tieto bloky konvertujú dáta medzi sériovými dátami a paralelnými rozhraniami v každom smere.Termín "SerDes" sa všeobecne vzťahuje na rozhrania používané v rôznych technológiách a aplikáciách.Primárne použitie SerDes je poskytovať prenos dát cez jednu linku alebo adiferenciálny páraby sa minimalizoval počet I/O pinov a prepojení.

 

Základná funkcia SerDes sa skladá z dvoch funkčných blokov: bloku paralelného vstupu sériového výstupu (PISO) (tiež známeho ako prevodník paralelného vstupu na sériový výstup) a bloku sériového vstupu paralelného výstupu (SIPO) (tieto bloku sériového vstupu na paralelný výstup).Existujú 4 rôzne architektúry SerDes: (1) SerDes s paralelnými hodinami, (2) SerDes so vstavanými hodinami, (3) 8b/10b SerDes, (4) Bitovo prekladané SerDes.

Blok PISO (paralelný vstup, sériový výstup) má typicky paralelný hodinový vstup, sadu vstupných dátových liniek a vstupné dátové západky.Môže použiť interné alebo externéfázová slučka (PLL)vynásobiť prichádzajúce paralelné hodiny až na sériovú frekvenciu.Najjednoduchšia forma PISO má jedenposuvný registerktorý prijme paralelné dáta raz za paralelné hodiny a posunie ich pri vyššej frekvencii sériových hodín.Implementácie môžu využívať aj as dvojitou vyrovnávacou pamäťouzaregistrujte sa, aby ste sa vyhlimetastabilitapri prenose dát medzi hodinovými doménami.

Blok SIPO (Serial Input, Parallel Output) má typicky výstup prijímacích hodín, sadu dátových výstupných liniek a výstupné dátové západky.Prijímacie hodiny mohli byť obnovené z údajov seriálomobnovenie hodíntechnika.Avšak SerDes, ktoré neprenášajú hodiny, používajú referenčné hodiny na uzamknutie PLL na správnu frekvenciu Tx, aby sa zabránilo nízkejharmonické frekvencieprítomný vdátový tok.Blok SIPO potom rozdeľuje prichádzajúce hodiny nadol na paralelnú rýchlosť.Implementácie majú zvyčajne dva registre spojené ako dvojitá vyrovnávacia pamäť.Jeden register sa používa na taktovanie v sériovom toku a druhý sa používa na uchovávanie údajov pre pomalšiu, paralelnú stranu.

Niektoré typy SerDes zahŕňajú bloky kódovania/dekódovania.Účelom tohto kódovania/dekódovania je zvyčajne umiestniť aspoň štatistické hranice na rýchlosť prechodu signálu, aby sa umožnilo jednoduchšieobnovenie hodínv prijímači, poskytnúťrámovaniea poskytnúťDC rovnováha.

Funkcie pre DS90UB914A-Q1

  • Kvalifikovaný pre automobilové aplikácie Podpora vstupných pixelových hodín AEC-Q10025-MHz až 100-MHz
    • Teplotný stupeň zariadenia 2: rozsah prevádzkovej teploty okolia –40 ℃ až +105 ℃
    • Zariadenie HBM ESD klasifikačná úroveň ±8kV
    • Zariadenie CDM ESD klasifikácia úroveň C6
  • Programovateľné dátové zaťaženie: Nepretržitý obojsmerný riadiaci kanál s nízkou latenciou s podporou I2C pri 400 kHz
    • 10-bitové užitočné zaťaženie až do 100 MHz
    • 12-bitové užitočné zaťaženie až do 75 MHz
  • Multiplexer 2:1 na výber medzi dvoma vstupnými obrazmi
  • Schopný prijímať viac ako 15 m koaxiálne alebo 20 m tienené krútené dvojlinky
  • Robustná prevádzka Power-Over-Coaxial (PoC).
  • Ekvalizér príjmu sa automaticky prispôsobí zmenám straty káblov
  • LOCK výstup hlásenia pin a @SPEED BIST diagnostická funkcia na overenie integrity spojenia
  • Jedno napájanie pri 1,8-V
  • Vyhovuje normám ISO 10605 a IEC 61000-4-2 ESD
  • Zmiernenie EMI/EMC s programovateľným rozprestretým spektrom (SSCG) a odstupňovanými výstupmi prijímača

Popis pre DS90UB914A-Q1

Zariadenie DS90UB914A-Q1 ponúka rozhranie FPD-Link III s vysokorýchlostným dopredným kanálom a obojsmerným riadiacim kanálom pre prenos dát cez jeden koaxiálny kábel alebo diferenciálny pár.Zariadenie DS90UB914A-Q1 obsahuje diferenciálnu signalizáciu na dátových cestách vysokorýchlostného dopredného kanála aj obojsmerného riadiaceho kanála.Deserializér je určený pre spojenia medzi zobrazovacími jednotkami a video procesormi v ECU (Electronic Control Unit).Toto zariadenie je ideálne vhodné na riadenie video dát vyžadujúcich až 12-bitovú hĺbku pixelov plus dva synchronizačné signály spolu s obojsmernou riadiacou kanálovou zbernicou.

Deserializátor obsahuje multiplexor, ktorý umožňuje výber medzi dvoma vstupnými zobrazovacími jednotkami, pričom jeden je aktívny súčasne.Primárny prenos videa konvertuje 10-bitové alebo 12-bitové údaje na jeden vysokorýchlostný sériový tok spolu so samostatným prenosom obojsmerného riadiaceho kanála s nízkou latenciou, ktorý prijíma riadiace informácie z portu I2C a je nezávislý od periódy vypnutia videa.

Použitie technológie vstavaných hodín TI umožňuje transparentnú plne duplexnú komunikáciu cez jeden diferenciálny pár, nesúci informácie o asymetrickom obojsmernom riadiacom kanáli.Tento jediný sériový tok zjednodušuje prenos širokej dátovej zbernice cez stopy PCB a kábel tým, že odstraňuje problémy so zošikmením medzi paralelnými dátovými a hodinovými cestami.To výrazne šetrí náklady na systém zúžením dátových trás, čo následne znižuje vrstvy PCB, šírku kábla a veľkosť konektorov a kolíkov.Vstupy deserializátora navyše poskytujú adaptívne vyrovnávanie na kompenzáciu strát z média na väčšie vzdialenosti.Interné DC-vyvážené kódovanie/dekódovanie sa používa na podporu AC-spojených prepojení.


  • Predchádzajúce:
  • Ďalšie:

  • Tu napíšte svoju správu a pošlite nám ju