XCF128XFTG64C Encapsulation BGA64 XL s vysokou hustotou konfigurácie a úložných zariadení
Vlastnosti produktu
TYP | POPIS |
Kategória | Integrované obvody (IC) |
Mfr | AMD Xilinx |
séria | - |
Balíček | Podnos |
Stav produktu | Zastaraný |
Programovateľný typ | V systéme Programmable |
Veľkosť pamäte | 128 Mb |
Napätie – napájanie | 1,7V ~ 2V |
Prevádzková teplota | -40 °C ~ 85 °C |
Typ montáže | Povrchová montáž |
Balenie / puzdro | 64-TBGA |
Dodávateľský balík zariadení | 64-FTBGA (10×13) |
Základné číslo produktu | XCF128 |
Dokumenty a médiá
TYP ZDROJA | LINK |
Technické listy | Technický list XCF128XFT(G)64C |
Informácie o životnom prostredí | Xiliinx RoHS Cert |
Zastaranie PCN/EOL | Viaceré zariadenia 1. júna 2015 |
Zmena stavu dielu PCN | Diely reaktivované 25. apríla 2016 |
HTML Datasheet | Technický list XCF128XFT(G)64C |
Environmentálne a exportné klasifikácie
ATRIBÚT | POPIS |
Stav RoHS | V súlade s ROHS3 |
Úroveň citlivosti na vlhkosť (MSL) | 3 (168 hodín) |
Stav podľa nariadenia REACH | REACH nedotknuté |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
Xilinx predstavuje sériu XC18V00 programovateľných konfiguračných PROM v systéme (obrázok 1).Zariadenia v tejto 3,3V rodine zahŕňajú 4-megabitové, 2-megabitové, 1-megabitové a 512-kilobitové PROM, ktoré poskytujú jednoducho použiteľnú a cenovo výhodnú metódu na preprogramovanie a ukladanie konfiguračných bitových tokov Xilinx FPGA.
Keď je FPGA v režime Master Serial, generuje konfiguračné hodiny, ktoré riadia PROM.Krátky prístupový čas po aktivácii CE a OE sú údaje dostupné na pine PROM DATA (D0), ktorý je pripojený k pinu FPGA DIN.Nové údaje sú dostupné po krátkom prístupovom čase po každej stúpajúcej hrane hodín.FPGA generuje príslušný počet hodinových impulzov na dokončenie konfigurácie.Keď je FPGA v režime Slave Serial, PROM a FPGA sú taktované externými hodinami.
Keď je FPGA v režime Master Select MAP, FPGA generuje konfiguračné hodiny, ktoré riadia PROM.Keď je FPGA v režime Slave Parallel alebo Slave Select MAP, externý oscilátor generuje konfiguračné hodiny, ktoré riadia PROM a FPGA.Po aktivácii CE a OE sú údaje dostupné na kolíkoch DATA (D0-D7) PROM.Nové údaje sú dostupné po krátkom prístupovom čase po každej stúpajúcej hrane hodín.Dáta sú taktované do FPGA na nasledujúcej stúpajúcej hrane CCLK.Voľne bežiaci oscilátor je možné použiť v režimoch Slave Parallel alebo Slave Select MAP.
Viaceré zariadenia možno kaskádovať pomocou výstupu CEO na riadenie vstupu CE nasledujúceho zariadenia.Hodinové vstupy a DATA výstupy všetkých PROM v tomto reťazci sú vzájomne prepojené.Všetky zariadenia sú kompatibilné a môžu byť kaskádované s ostatnými členmi rodiny alebo s jednorazovo programovateľnou sériovou PROM rodinou XC17V00.