XC2C256-7TQG144C QFP144 xilinx čipy 1,8V Vstupné-výstupné množstvo 118 FLASH PLD IC elektronické
Vlastnosti produktu
TYP | POPIS | SELECT |
Kategória | Integrované obvody (IC) |
|
Mfr | AMD Xilinx |
|
séria | CoolRunner II |
|
Balíček | Podnos |
|
Stav produktu | Aktívne |
|
Programovateľný typ | V systéme Programmable |
|
Čas oneskorenia tpd(1) Max | 6,7 ns |
|
Napájanie – interné | 1,7V ~ 1,9V |
|
Počet logických prvkov/blokov | 16 |
|
Počet makrobuniek | 256 |
|
Počet brán | 6000 |
|
Počet I/O | 118 |
|
Prevádzková teplota | 0 °C ~ 70 °C (TA) |
|
Typ montáže | Povrchová montáž |
|
Balenie / puzdro | 144-LQFP |
|
Dodávateľský balík zariadení | 144-TQFP (20×20) |
|
Základné číslo produktu | XC2C256 |
|
Nahlásiť chybu informácií o produkte
Zobraziť podobné
Dokumenty a médiá
TYP ZDROJA | LINK |
Technické listy | Technický list XC2C256 |
Informácie o životnom prostredí | Xiliinx RoHS Cert |
Odporúčaný produkt | CoolRunner™-II CPLD |
PCN montáž/pôvod | Mult Dev LeadFrame Zmena 29. októbra 2018 |
HTML Datasheet | Technický list XC2C256 |
Environmentálne a exportné klasifikácie
ATRIBÚT | POPIS |
Stav RoHS | V súlade s ROHS3 |
Úroveň citlivosti na vlhkosť (MSL) | 3 (168 hodín) |
Stav podľa nariadenia REACH | REACH nedotknuté |
ECCN | EAR99 |
HTSUS | 8542,39,0001 |
Komplexné programovateľné logické zariadenie (CPLD) je logické zariadenie s úplne programovateľnými poliami AND/OR a makrobunkami.Makrobunky sú hlavnými stavebnými blokmi CPLD, ktoré obsahujú zložité logické operácie a logiku na implementáciu disjunktívnych výrazov normálnej formy.Polia AND/OR sú úplne preprogramovateľné a zodpovedné za vykonávanie rôznych logických funkcií.Makrobunky môžu byť tiež definované ako funkčné bloky zodpovedné za vykonávanie sekvenčnej alebo kombinatorickej logiky.
Komplexné programovateľné logické zariadenie je inovatívny produkt v porovnaní s predchádzajúcimi logickými zariadeniami, ako sú programovateľné logické polia (PLA) a programovateľné logické polia (PAL).Skoršie logické zariadenia neboli programovateľné, takže logika bola vytvorená kombináciou viacerých logických čipov.CPLD má zložitosť medzi PAL a poliami programovateľnými hradlovými poľami (FPGA).Má tiež architektonické prvky PAL aj FPGA.Hlavný architektonický rozdiel medzi CPLD a FPGA je v tom, že FPGA sú založené na vyhľadávacích tabuľkách, zatiaľ čo CPLD sú založené na mori brán.
Spoločnými črtami CPLD a FPGA je, že obe majú veľký počet brán a flexibilné ustanovenia pre logiku.Zatiaľ čo spoločné vlastnosti medzi CPLD a PAL zahŕňajú energeticky nezávislú konfiguračnú pamäť.CPLD sú lídrami na trhu programovateľných logických zariadení, ktoré majú viacero výhod, ako je pokročilé programovanie, nízke náklady, sú energeticky nezávislé a ľahko sa používajú.
Akomplexné programovateľné logické zariadenie(CPLD) je aprogramovateľné logické zariadenieso zložitosťou medzi týmPALaFPGAa architektonické prvky oboch.Hlavným stavebným kameňom CPLD je amakrobunka, ktorý obsahuje implementáciu logikydisjunktívna normálna formavýrazov a špecializovanejších logických operácií.
Vlastnosti[upraviť]
Niektoré funkcie CPLD sú spoločnéPAL:
- Energeticky nezávislá konfiguračná pamäť.Na rozdiel od mnohých FPGA, externá konfiguráciaROMnie je potrebný a CPLD môže fungovať okamžite po spustení systému.
- V prípade mnohých starších zariadení CPLD smerovanie obmedzuje väčšinu logických blokov, aby mali vstupné a výstupné signály pripojené k externým kolíkom, čím sa obmedzujú možnosti pre interné ukladanie stavu a hlboko vrstvená logika.Toto zvyčajne nie je faktor pre väčšie CPLD a novšie rodiny produktov CPLD.
Ďalšie vlastnosti sú spoločné sFPGA:
- K dispozícii veľké množstvo brán.CPLD majú zvyčajne ekvivalent tisícok až desaťtisícovlogické brány, umožňujúci implementáciu stredne komplikovaných zariadení na spracovanie údajov.PAL majú zvyčajne nanajvýš niekoľko stoviek ekvivalentov brány, zatiaľ čo FPGA sa zvyčajne pohybujú od desiatok tisíc do niekoľkých miliónov.
- Niektoré ustanovenia pre logiku sú flexibilnejšie akosúčet produktuvýrazov vrátane komplikovaných spätnoväzbových ciest medzi makrobunkami a špecializovanej logiky na implementáciu rôznych bežne používaných funkcií, ako naprcelé číslo aritmetika.
Najvýraznejším rozdielom medzi veľkým CPLD a malým FPGA je prítomnosť permanentnej pamäte na čipe v CPLD, ktorá umožňuje použitie CPLD na „zavádzač“, pred odovzdaním kontroly iným zariadeniam, ktoré nemajú svoje vlastné trvalé ukladanie programu.Dobrým príkladom je prípad, keď sa CPLD používa na načítanie konfiguračných údajov pre FPGA z energeticky nezávislej pamäte.[1]
Vyznamenania[upraviť]
CPLD boli evolučným krokom od ešte menších zariadení, ktoré im predchádzali,CHKO(prvýkrát odoslalSignetika), aPAL.Tie zasa predchádzali oštandardná logikaprodukty, ktoré neponúkali žiadnu programovateľnosť a používali sa na vytváranie logických funkcií fyzickým zapojením niekoľkých štandardných logických čipov (alebo stoviek z nich) dohromady (zvyčajne pomocou zapojenia na doske plošných spojov alebo dosiek, ale niekedy, najmä na prototypovanie, pomocoudrôtený obalelektrické vedenie).
Hlavným rozdielom medzi architektúrami zariadení FPGA a CPLD je to, že CPLD sú interne založenévyhľadávacie tabuľky(LUT), zatiaľ čo FPGA používajúlogické bloky.